Opis
Družina MachXO2 ultra nizkoenergetskih, takojšnjih, nehlapnih PLD-jev ima šest naprav z gostoto v razponu od 256 do 6864 iskalnih tabel (LUT).Poleg nizkocenovne programabilne logike, ki temelji na LUT, so te naprave opremljene z vgrajenim blokovnim RAM-om (EBR), porazdeljenim pomnilnikom RAM, uporabniškim bliskovnim pomnilnikom (UFM), fazno zaklenjenimi zankami (PLL), vnaprej zgrajeno podporo za sinhroni V/I, podporo za napredno konfiguracijo vključno z zmožnostjo dvojnega zagona in utrjenimi različicami pogosto uporabljenih funkcij, kot so krmilnik SPI, krmilnik I2 C in časovnik/števec.Te funkcije omogočajo uporabo teh naprav v poceni potrošniških in sistemskih aplikacijah z veliko količino.Naprave MachXO2 so zasnovane na 65 nm nehlapnem procesu nizke porabe energije.Arhitektura naprave ima več funkcij, kot so programabilni V/I z nizkim nihanjem in možnost dinamičnega izklopa V/I bank, PLL-jev na čipu in oscilatorjev.Te funkcije pomagajo upravljati statično in dinamično porabo energije, kar ima za posledico nizko statično moč za vse člane družine.Naprave MachXO2 so na voljo v dveh različicah – naprave z ultra nizko porabo energije (ZE) in naprave z visoko zmogljivostjo (HC in HE).Naprave z ultra nizko porabo energije so na voljo v treh stopnjah hitrosti –1, –2 in –3, pri čemer je –3 najhitrejša.Podobno so visoko zmogljive naprave na voljo v treh hitrostnih razredih: –4, –5 in –6, pri čemer je –6 najhitrejši.Naprave HC imajo notranji linearni regulator napetosti, ki podpira zunanje napajalne napetosti VCC 3,3 V ali 2,5 V. Naprave ZE in HE sprejmejo samo 1,2 V kot zunanjo napajalno napetost VCC.Z izjemo napajalne napetosti so vsi trije tipi naprav (ZE, HC in HE) med seboj funkcionalno in pin kompatibilni.PLD-ji MachXO2 so na voljo v široki paleti naprednih ohišij brez halogenov, od prostorsko varčnih 2,5 mm x 2,5 mm WLCSP do 23 mm x 23 mm fpBGA.Naprave MachXO2 podpirajo selitev gostote znotraj istega paketa.Tabela 1-1 prikazuje gostote LUT, možnosti paketa in V/I skupaj z drugimi ključnimi parametri.Vnaprej zgrajena izvorna sinhrona logika, implementirana v družini naprav MachXO2, podpira široko paleto standardov vmesnikov, vključno z LPDDR, DDR, DDR2 in 7:1 prestavo za I/O zaslonov.
Tehnični podatki: | |
Atribut | Vrednost |
Kategorija | Integrirana vezja (IC) |
Vgrajeno - FPGA (Field Programmable Gate Array) | |
Proizvajalec | Lattice Semiconductor Corporation |
serija | MachXO2 |
Paket | Pladenj |
Status dela | Aktiven |
Število LAB/CLB | 160 |
Število logičnih elementov/celic | 1280 |
Skupaj RAM bitov | 65536 |
Število V/I | 107 |
Napetost - Napajanje | 2,375 V ~ 3,465 V |
Vrsta namestitve | Površinska montaža |
delovna temperatura | -40°C ~ 100°C (TJ) |
Paket/kovček | 144-LQFP |
Paket naprave dobavitelja | 144-TQFP (20x20) |
Osnovna številka izdelka | LCMXO2-1200 |